經(jīng)常看到有文章介紹對SDRAM布線的各種要求,這只是工程上的經(jīng)驗總結,不同的芯片對時序的要求不同,對走線也有不同的要求,不能一概而論。其實,等長不是目的,真正的目的是滿足芯片的建立保持時間,采樣正確。由于FR4中的走線的傳播延時近似值為6英寸/ns,根據(jù)時序關系可以轉化為PCB Layout(印制板布局)的走線線長關系。
因為觸發(fā)器內部數(shù)據(jù)的形成是需要一定的時間的,如果不滿足建立和保持時間,觸發(fā)器將進入亞穩(wěn)態(tài),進入亞穩(wěn)態(tài)后觸發(fā)器的輸出將不穩(wěn)定,在0和1之間變化,這時需要經(jīng)過一個恢復時間,其輸出才能穩(wěn)定,但穩(wěn)定后的值還不一定是你的輸入值。所以為了保證接口數(shù)據(jù)傳輸正確,必須滿足其建立保持時間。
建立時間:觸發(fā)器在時鐘沿來到前,其數(shù)據(jù)輸入端的數(shù)據(jù)必須保持不變的時間。
保持時間:觸發(fā)器在時鐘沿來到后,其數(shù)據(jù)輸入端的數(shù)據(jù)必須保持不變的時間。見圖1。
其實觸發(fā)器的建立時間和保持時間比較短,為什么在接口的建立時間和保持時間卻較長呢?因為總線的影響,造成封裝和Die(芯片)中不同數(shù)據(jù)線傳播延時不同,需要滿足最快和最慢的數(shù)據(jù)線。另外時鐘信號在輸入芯片后,需要經(jīng)過時鐘樹再傳到接口觸發(fā)器,造成時鐘的延遲可能比數(shù)據(jù)線更慢。這兩個原因造成接口信號的建立時間和保持時間需要有較多的冗余。我們研究接口的建立時間和保持時間,不需要關注芯片內部的延遲情況。
下面以SDRAM和DSP為例,說明SDRAM時序和PCB走線長度的關系。DSP為BF561,SDRAM為H57V2562GFR。SDRAM工作在133MHz,CL=3。
SDRAM和DSP接口時序分析
控制信號(單向)
建立時間應滿足:
tosu(DSP) + tClockRouteDelay – tControlRouteDelay(Slowest) ≥ t isu(SDRAM)
即:tControlRouteDelay(Slowest) – tClockRouteDelay ≤ tosu(DSP) – tisu(SDRAM)
【本文標簽】: 多層 pcb 多層PCB面板 沉金板 公司設備
【責任編輯】:鼎紀電子PCB??? 版權所有:http://ai-hots.com/轉載請注明出處
1《探索創(chuàng)新:12 層樹脂塞孔 HDI 四階 PCB 線路板打
8揭秘創(chuàng)新科技背后:多層板PCB的先進制造技術
掃一掃更精彩!
2001-2018 深圳鼎紀電子有限公司 版權所有
粵ICP備16081348號
全國服務熱線:0755-27586790
24小時銷售熱線:18025855806|18682125228
地址:深圳市寶安區(qū)西鄉(xiāng)黃崗嶺工業(yè)區(qū)灣區(qū)人工智能產(chǎn)業(yè)園B棟605
深圳鼎紀電子有限公司:單面PCB板