1.1.課題的研究背景
隨著人們對(duì)電子設(shè)備的小型化和多功能化要求越來(lái)越高,當(dāng)今的電子系統(tǒng)正朝著高速化和小體積化的方向發(fā)展。沿著這個(gè)方向,現(xiàn)代電子系統(tǒng)的信號(hào)速率、時(shí)鐘速率和集成電路的輸出開(kāi)關(guān)速度也在不斷增加。從數(shù)字系統(tǒng)的工作頻率看,越來(lái)越多的系統(tǒng)工作在lOOMitz以上,約50%的設(shè)計(jì)時(shí)鐘頻率都超過(guò)了50MHz,有近20%的設(shè)計(jì)主頻超過(guò)了120mHz。信號(hào)邊沿也變得越來(lái)越陡峭,目前信號(hào)的最小切換時(shí)間已經(jīng)達(dá)到皮秒級(jí)。電子系統(tǒng)中系統(tǒng)時(shí)鐘頻率迅速提高和信號(hào)邊沿不斷變陡,使得PCB的信號(hào)走線和基板材料的特性對(duì)系統(tǒng)電氣性能的影響越來(lái)越大。對(duì)于低頻設(shè)計(jì),信號(hào)走線和基板材料的影響可以不予考慮,但當(dāng)信號(hào)頻率超過(guò)50MHz時(shí),信號(hào)的走線就必須考慮其傳輸線效應(yīng),而在評(píng)定系統(tǒng)性能時(shí)也必須考慮電路板基材的電參數(shù)。另一方面,隨著芯片制造與芯片封裝技術(shù)的不斷進(jìn)步,芯片體積在不斷減小,引腳數(shù)目在不斷增多,這導(dǎo)致了PCB上的元件密度和信號(hào)線密度不斷增大。元器件的布局密度不斷增大,彼此間的間隔變得越來(lái)越小,相互間的電磁感應(yīng)和電磁干擾就越來(lái)越嚴(yán)重??梢?jiàn),當(dāng)前電子系統(tǒng)的發(fā)展為PCB的設(shè)計(jì)帶來(lái)了一個(gè)問(wèn)題,即信號(hào)頻率上升、體積減小和布線密度增大,使得PCB的信號(hào)完整性問(wèn)題越來(lái)越突出nH引。電子系統(tǒng)如果沒(méi)有良好的信號(hào)完整性,就不能良好的工作,甚至根本不能工作。現(xiàn)代PCB設(shè)計(jì)時(shí)必須充分考慮信號(hào)完整性。然而影響PCB信號(hào)完整性的因素很多。諸如元器件的電磁特性、基板材料的特性、元器件的布局位置以及信號(hào)的布線狀況等因素都會(huì)影響到PCB的信號(hào)完整性。因此,在PCB設(shè)計(jì)時(shí)如何快速的分析電路板的信號(hào)完整性、采取有效的信號(hào)完整性設(shè)計(jì)方法已經(jīng)成為當(dāng)今PCB設(shè)計(jì)領(lǐng)域中研究的熱門(mén)課題瞄’。
1.2.信號(hào)完整性概述及其研究現(xiàn)狀
信號(hào)完整性(S i gnal Integri ty,SI)是指信號(hào)在信號(hào)線上傳輸?shù)馁|(zhì)量。對(duì)于數(shù)字電路,就是要信號(hào)在電路中能以正確的時(shí)序和電壓做出響應(yīng)。如果電路中信號(hào)能夠以要求的時(shí)序、持續(xù)時(shí)間和電壓幅度到達(dá)接收端,就表明該電路具有較好的信號(hào)完整性。反之,就說(shuō)明出現(xiàn)了信號(hào)完整性問(wèn)題。在數(shù)字電路中,信號(hào)完整性問(wèn)題主要表現(xiàn)為振鈴、過(guò)沖、欠沖、時(shí)延、同步切換噪聲和地彈等現(xiàn)象。為了正確識(shí)別和處理數(shù)據(jù),IC要求數(shù)據(jù)在時(shí)鐘邊沿前后處于穩(wěn)定狀態(tài)。這段時(shí)間內(nèi)如果信號(hào)不穩(wěn)定或狀態(tài)發(fā)生改變,IC就可能誤判甚至丟失部分?jǐn)?shù)據(jù)。在高速數(shù)字電路中,信號(hào)能以要求的時(shí)序、持續(xù)時(shí)間和電壓幅度到達(dá)IC時(shí),該電路就有很好的信號(hào)完整性。如出現(xiàn)諸如振蕩、過(guò)沖、下沖等信號(hào)完整性問(wèn)題(如圖1-1所示),就會(huì)造成時(shí)鐘間歇振蕩,從而導(dǎo)致電路誤觸發(fā)和接收數(shù)據(jù)出錯(cuò)。此外,數(shù)字電路中邏輯器件內(nèi)部和PCB上的其他數(shù)字信號(hào)在進(jìn)行同步切換時(shí),因電源線和地線的阻抗以及器件的引線電感會(huì)在系統(tǒng)中產(chǎn)生同步切換噪聲(SSN),在地線上引起地彈噪聲。諸如此類的信號(hào)問(wèn)題會(huì)嚴(yán)重影響電路的性能H1。
差的信號(hào)完整性一般不是由某一單一因素導(dǎo)致的,而是電路板中的多種因素共同引起的。從形成機(jī)理上看,引起電路板信號(hào)完整性問(wèn)題的原因主要是電路板上的串?dāng)_耦合、信號(hào)反射和電磁干擾(EMI)H¨朝嘲。相應(yīng)地,研究和解決電路板的信號(hào)完整性問(wèn)題也需要從這三方面來(lái)研究,并采取相應(yīng)的措施。
1.2.1.串?dāng)_問(wèn)題及其研究
串?dāng)_是信號(hào)線間的耦合,是由信號(hào)線之間的互感和互容引起的噪聲。串?dāng)_耦合通??煞譃閮煞N,即公共阻抗耦合和電磁場(chǎng)耦合。公共阻抗耦合是因?yàn)椴煌盘?hào)共用公共返回路徑引起的,這種耦合通常在低頻時(shí)起決定作用。電磁場(chǎng)耦合主要發(fā)生在高頻時(shí),又可分為電感性耦合與電容性耦合。通常所說(shuō)的串?dāng)_是指電磁場(chǎng)耦合,本論文中涉及的串?dāng)_也僅指電磁場(chǎng)耦合。電磁場(chǎng)耦合屬于近場(chǎng)耦合,其機(jī)理是在高頻時(shí)PCB上的任何兩個(gè)器件或?qū)Ь€之間都存在互容和互感,當(dāng)一個(gè)器件或一條信號(hào)線上的信號(hào)發(fā)生變化時(shí),其變化會(huì)通過(guò)互容和互感耦合到其他器件或信號(hào)線,即串?dāng)_耦合。當(dāng)耦合信號(hào)或串?dāng)_信號(hào)足夠大時(shí),接收串?dāng)_信號(hào)的信號(hào)線上就會(huì)出現(xiàn)信號(hào)完整性問(wèn)題。PCB信號(hào)線間的串?dāng)_與傳輸?shù)男盘?hào)頻率、走線的長(zhǎng)度、走線間的距離以及參考地平面的狀況等因素有關(guān)。例如參考平面上的裂縫會(huì)使跨越裂縫的信號(hào)線間的串?dāng)_增加,引起信號(hào)波形畸變。
【本文標(biāo)簽】: 多層 pcb 多層PCB面板 沉金板 公司設(shè)備
【責(zé)任編輯】:鼎紀(jì)電子PCB??? 版權(quán)所有:http://ai-hots.com/轉(zhuǎn)載請(qǐng)注明出處
掃一掃更精彩!
2001-2018 深圳鼎紀(jì)電子有限公司 版權(quán)所有
粵ICP備16081348號(hào)
全國(guó)服務(wù)熱線:0755-27586790
24小時(shí)銷售熱線:18025855806|18682125228
地址:深圳市寶安區(qū)西鄉(xiāng)黃崗嶺工業(yè)區(qū)灣區(qū)人工智能產(chǎn)業(yè)園B棟605
深圳鼎紀(jì)電子有限公司:單面PCB板